METODOLOGÍA DE DISEÑO ANALÓGICO EN VLSI CON LAS HERRAMIENTAS DE SYNOPSYS®.
Palabras clave:
Circuitos Analógicos, Circuitos Integrados Analógicos CMOS, Metodología de Diseño.Resumen
Este artículo presenta una metodología de diseño de circuitos analógicos para altas escalas de integración (Very Large Scale Integration) VLSI con las herramientas profesionales de Synopsys® y un kit de diseño o PDK. Lo anterior se ilustra con el caso de estudio de un amplificador operacional en tecnología CMOS de 0.18um. Con criterio didáctico, se muestra el procedimiento tanto metodológico como analítico para realizar el diseño que primero se formaliza y valida a nivel esquemático, para luego dibujarlo y validarlo en Layout.
Descargas
Tipo:
Artículo de investigación científica y tecnológicaReferencias bibliográficas
Allen, P., & Holberg, D. (2002). CMOS Analog Circuit Design (Second Edition ed.). New York: Oxford University Press.
Baker R, J. (2010). Models for Analog Design in CMOS Circuit Design, Layout, and Simulation. (I. Press, Ed.) Danvers: Wiley-Interscience.
Chen, W. K. (2007). The VLSI Handbook. (2nd ed., Vol. Sec 2.2 2.3). Chicago: University of Illinois Chicago.
García L, J. A., Corvacho, M. A., Yamhure K, G., Camacho M, D. M., & Velez C, C. (2007). Recomendaciones Para La Implementación Del Layout De Circuitos Monolíticos de Señal Mixta. Colombian Workshop on Circuits and Systems de IEEE (pág. 6). Bogotá: IEEE.
Hernández, D. F., Pineda, E. Y., Antolínez, J. F., & Yamhure, G. (2009). DISEÑO Y SIMULACIÓN DE AMPLIFICADORES OPERACIONALES EN VLSI CON TECNOLOGÍA CMOS. Bogotá: Pontificia Universidad Javeriana.
Idraikh, L. (23 de 09 de 2013). Full Custom IC Design Using Synopsys. Obtenido de Princess Sumaya University for Technology: http://psut.edu.jo/sites/hazem/Synopsys_Tutorial.pdf
Mohan , V., Xuemei , X., Jin , H., Weidong, L., Kanyu , M., Xiaodong , J., . . . Chenming , H. (2006). BSIM4.6.0 MOSFET Model Users´s Manual. Recuperado el 14 de Febrero de 2014, de Berkeley EECS Device Group,: http://www-device.eecs.berkeley.edu/bsim/Files/BSIM4/BSIM460/doc/BSIM460_Manual.pdf
Nemirovsky, Y., Brouk, I., & Jacobson, C. (2001, May). 1/f Noise in CMOS Transistors for Analog Applications. IEEE Transaction on Electron Devices, 48(5), 921.
Sedra, A., & Smith, K. (2004). Microelectronics Circuits (FIFTH Edition ed.). New York, USA: Oxford University Press.
Serrano, D. E., Pineda, C., & Yamhure, G. (2007). Guía para el Diseño de Circuitos en VLSI Mediante el Uso de Herramientas de la Compañía SYNOPSYS®. Bogotá: Pontificia Universidad Javeriana.
Yamhure, G., Paez R, C. I., Hernandez , D., Pineda, E., & Antolinez, J. (2012). Diseño de un Amplificador Riel a Riel con Tecnología CMOS 0,18 μm. EIA(17), 167-181.
Descargas
Publicado
Cómo citar
Número
Sección
Licencia
Se autoriza la reproducción total o parcial de los documentos publicados en la Revista siempre y cuando se cite la fuente y el autor.
Métricas
Estadísticas de artículo | |
---|---|
Vistas de resúmenes | |
Vistas de PDF | |
Descargas de PDF | |
Vistas de HTML | |
Otras vistas |